高速电路的界定

来源:百度文库 编辑:神马文学网 时间:2024/04/24 22:53:48
 高速的界定 来自《高速电路PCB设计与EMC技术分析》作  者: 田广锟 等编著出 版 社: 电子工业出版社
  • 出版时间: 2008-5-1

  • 如果一个数字系统的时钟频率达到或者超过50 MHz,而且工作在这个频率之上的电路已经占到了整个电子系统一定的分量(比如说1/3),这就称为高速电路。
    实际上信号的谐波频率比信号本身的重复频率高,是信号快速变化的上升沿与下降沿引发了信号传输的非预期结果。因此,通常约定如果走线传播延时大于20%驱动端的信号上升时间,则认为此类信号是高速信号并可能产生传输线效应。
    定义了传输线效应发生的前提条件,又如何判断传播延时是否大于20%驱动端的信号上升时间呢?信号上升时间的典型值一般可通过器件手册查出,而信号的传播时问在PCB设计中由实际布线长度和传播速度决定。例如,“FR4”板上信号传播速度大约为6in/ns(1in=2.54cm),但如果过孔多,器件引脚多,速度将降低,高速逻辑器件的信号上升时间大约为0.2 ns,则安全的走线长度将不会超过0.24in。